MIT и Texas Instruments рассказали об экономичном процессоре для мобильных устройств

В рамках проведения мероприятия ISSCC (International Solid-State Circuits Conference) 2011 а Сан-Франциско компания Texas Instruments совместно с Массачусетским технологическим институтом (Massachusetts Institute of Technology) представили исследовательские детали методологии дизайна мобильного ультра экономичного процессора, изготавливаемого по нормам 28-нанометрового технологического процесса.

Отмечается, что такой процессор (Low Power Digital Signal Processor) способен работать в высокопроизводительном режиме при напряжении питания 1 В, а в экономичном режиме ULP (ultra-low power) его напряжение питания снижается до 0,6 В. При максимальной нагрузке с максимальным напряжением устройство работает на частоте 587 МГц и потребляет 113 мВт энергии, а при снижении напряжения частота также понижается — до 43,4 МГц. Данный чип является одним из первых процессоров, изготавливаемых по нормам 28-нанометрового технологического процесса. Устройство основано на четвертой ревизии 32-регистровой версии процессора TMS320C64x VLIW DSP. Рассмотренная система-на-чипе (SoC — system-on-a-chip) содержит 32 КБ кэш-памяти первого уровня, 128 КБ кэш-памяти второго уровня, блоки интерфейсов I2S, SPI, UART, карт памяти и внешней памяти. В устройстве реализован ряд оптимизаций, направленных на снижение уровня энергопотребления.

Texas Instruments планирует на базе данной разработке приступить к выпуску мобильных процессоров нового поколения, обладающих высокой производительностью и, в то же время, низким энергопотреблением. Однако ориентировочные сроки выхода таких устройств пока не сообщаются.